Библиотека электромонтера

Логические ИМС.

Релейная защита и автоматика (вводная лекция)
Релейная защита сетей
РЗ трансформаторов.
РЗ генераторов
Защита от замыканий на землю в сетях с изолированной нейтралью
Электронные устройства РЗ
Устройства РЗА сетей 500 кВ
Оперативное обслуживание устройств РЗА и ПА ПС Цинковая-220
ПДЭ-2802



Подразделы
 
>>1<< >>2<< >>3<< >>4<< >>5<< >>6<< >>7<< >>8<< >>9<< >>10<<

Логические ИМС. Введение.

ИМС - это электронная схема, выполненная на одном кристалле полупроводника и упакованная в корпус. Все ИМС делятся на два вида: аналоговые и цифровые (логические).

Логические (цифровые) ИМС - это ИМС, предназначенные для обработки дискретных сигналов, которые могут принимать всего два значения: уровень логического нуля и уровень логической единицы. Обычно сигналом логического нуля считается напряжение, близкое к 0 В, а сигналом логической единицы - напряжение, близкое к напряжению источника питания ИМС.

Логические ИМС выпускаются сериями. Микросхемы одной серии изготавливаются по одной технологии, имеют одинаковое напряжение питание и совместимы по входам и выходам, то есть, уровни выходных логических сигналов микросхем соответствуют уровням входных логических сигналов микросхем данной серии. При этом разные микросхемы одной серии выполняют различные логические функции.

Логические элементы. Введение.

Самые простые логические ИМС содержат в одном корпусе несколько логических элементов. Логический элемент - часть ИМС, выполняющая какую-либо логическую функцию над одним или несколькими входными сигналами. Самых простых логических функций всего три: И, ИЛИ, НЕ.

Логический элемент НЕ.

Логическая функция НЕ: если входной сигнал имеет уровень логического нуля, то выходной сигнал - логическая единица. И наоборот: при входном сигнале логической единицы выходной сигнал равен нулю. Логический элемент, выполняющий функцию НЕ, называется элементом НЕ или инвертором (рис. 2.7.1) и имеет один вход и один выход. Таблица истинности логического элемента НЕ:

X Y
0 1
1 0

Самый простой элемент НЕ можно выполнить на одном транзисторе, работающем в ключевом режиме (рис. 2.7.2). Если на вход Х подать напряжение +UИП (уровень логической 1), то от источника питания протекает ток через резистор R1 и переход база-эмиттер транзистора VT1, транзистор VT1 открывается до насыщения, напряжение на коллекторе транзистора VT1 (на выходе Y) снижается примерно до 0 (уровень логического 0). Если же вход Х соединить с общим проводом (уровень логического 0), то ток базы транзистора VT1 будет равен нулю, транзистор VT1 закрыт (режим отсечки), напряжение на коллекторе транзистора VT1 (на выходе Y) равно напряжению источника питания (уровень логической 1).